QQ:2548929010
东师《数字电路与数字逻辑》22春在线作业1、2

时间:2022/5/17点击: 1009 次

[零零捌記]可做奥鹏院校所有作业、毕业论文。咨询请添加 微信:aopen008
 QQ:2548929010

东师《数字电路与数字逻辑》22春在线作业1-0005

试卷总分:100  得分:100

一、单选题 (共 10 道试题,共 30 分)

1.组合逻辑电路的输出和()的状态有关。

A.输出

B.输入

C.输入和输出

答案:B


2.逻辑代数由逻辑变量集、逻辑常量及其()构成.

A.逻辑运算

B.程序

C.符号

D.伪代码

答案:A


3.将十六进制数E3.14B转换为二进制数是:()

A.10011110.001011100010

B.11000111.010101111100

C.11100011.000101001011

D.11101010.110010110101

答案:C


4.ispEXPERT设计输入不可采用()

A.原理图

B.硬件描述语言

C.功能模拟

D.混合输入

答案:C


5.555定时器不可以组成( )

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.JK触发器

答案:D


6.组合电路()。

A.可能出现竞争冒险

B.一定出现竞争冒险

C.状态改变时,可能出现竞争冒险

答案:C


7.电路具有两个稳定状态,在无外来触发信号作用时,电路将()。

A.自动变化

B.保持原状态不变

C.不确定

答案:B


8.PLSI器件的实现功能的核心部分是()

A.通用逻辑块(GLB)

B.总体布线池(GRP)

C.输出布线池(ORP)

D.输入输出单元


9.描述小规模时序逻辑电路的有效的方法是()

A.方程法

B.状态表/状态转换表

C.状态图/状态转换图

D.时序图方法


10.组合电路是由()。

A.门电路构成

B.触发器构成

C.A和B


二、多选题 (共 10 道试题,共 30 分)

11.下列关于GAL说法正确的是()

A.与阵列可编程

B.或阵列可编程

C.或阵列固定

D.与阵列可固定


12.PLS2000与3000系列中基本逻辑单元与PLS1000系列不同之处是()

A.全局时钟结构

B.I/O单元

C.输出使能结构

D.输出布线池结构


13.最常用的两种整形电路是()。

A.R—S触发器

B.施密特触发器

C.J—K触发器

D.单稳态触发器


14.逻辑表达式化简的方法有多种,最常用的是()化简法。

A.代数

B.卡诺图

C.分析

D.几何


15.PLA的基本结构主要由哪两部分构成()

A.“与”阵列

B.“或”阵列

C."非"阵列

D.输出电路


16.关于函数最大项描述正确的是()。

A.在输入变量任意值下必有一个,且仅有一个最大项的值等于0

B.任意两个最大项的和等于0

C.全体最大项的乘积等于1

D.全体最大项的乘积等于0


17.当加法器的位数进一步增加时,电路的复杂程度()。

A.会急剧上升

B.会变化

C.会急剧下降

D.不会变化


18.FLEX/ACEX的结构主要包括()

A.LAB

B.I/O块

C.RAM块

D.可编程行/列连线


19.为了揭示时序电路的内在时序关系,常用的方法有()

A.方程法

B.状态表/状态转换表

C.状态图/状态转换图

D.时序图方法


20.下列哪些属于用卡诺图化简逻辑函数时的步骤:()。

A.将逻辑式化为标准“与或”式

B.画出表示该逻辑式的卡诺图

C.找出可以合并的最小项

D.选取化简后的乘积项。


三、判断题 (共 20 道试题,共 40 分)

21.随机存储器是一种只能读出,不能写入的存储器


22.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展


23.动态随机存取存储器需要不断地刷新,以防止电容上存储的信息丢失


24.异步时序电路的各级触发器类型不同


25.无论是PLA、PAL、GAL等,电路的主体都是由输入缓冲电路、与阵列、或阵列和输出缓冲电路构成


26.当传送十进制数5时,在8421奇校验码的校验位上值应为1。


27.ROM的每个与项(地址译码器的输出)都一定是最小项


28.PLD器件的逻辑功能描述一般分为原理图描述和硬件描述语言描述


29.利用反馈归零法获得N进制计数器时,若为异步置零方式,则状态SN只是短暂的过渡状态,不能稳定而是立刻变为0状态


30.编码与译码是互逆的过程。


31.分辨率是指能够对转换结果发生影响的最小输入量


32.单稳态触发器的暂稳态维持时间用tW表示,与电路中RC成正比。


33.从逻辑关系来看ROM的结构,它是由与门阵列和或门阵列构成的组合逻辑电路


34.余三循环码具有任何相邻码只有一位状态不同的特性。


35.同步时序电路具有统一的时钟CP控制。


36.执行下列逻辑或运算:01010100 V 10010011其运算结果是11010111。


37.多谐振荡器有两个稳态


38.将十进制数25.3125转换成相应的十六进制数是19.4。


39.计数器的模是指构成计数器的触发器的个数。


40.计算机中的所有信息均以二进制形式表示,但有时为了书写与阅读的方便,也使用八进制,十六进制 。




数字电路与数字逻辑》22春在线作业2-0005

试卷总分:100  得分:100

一、单选题 (共 10 道试题,共 30 分)

1.一个无符号10位数字输入的DAC,其输出电平的级数为( )

A.4

B.10

C.1024

D.2^10

答案:B


2.如逻辑变量A、B、C及其推理关系f,用逻辑代数表示出来为:逻辑函数F关于逻辑变量A、B、C的推理关系f的表达式记为()。

A.F=f(A,B,C)

B.f=F(A,B,C)

C.f=f(A,B,C)

答案:A


3.如果输入变量有n个,则组合有()种输入组合。

A.n

B.2n

C.n/2

D.2的n次幂

答案:D


4.下列逻辑电路中为时序逻辑电路的是()

A.变量译码器

B.加法器

C.数码寄存器

D.数据选择器

答案:C


5.555定时器的输出状态有()

A.高阻态

B.0和l状态

C.二者皆有

D.二者皆无

答案:C


6.逻辑是指事物的因果关系,或者说是条件与结果的关系,这些因果关系可用()来描述。

A.逻辑代数

B.代数

C.图

D.算法

答案:A


7.要构成容量为4K*8的RAM,需要()片容量为256*4的RAM

A.2

B.4

C.8

D.32

答案:D


8.555定时器不可以组成( )

A.多谐振荡器

B.单稳态触发器

C.施密特触发器

D.JK触发器


9.以下四种转换器,()是A/D转换器且转换速度最高

A.并联比较型

B.逐次逼近型

C.双积分型

D.施密特触发器


10.GAL的中文全称是()

A.通用阵列逻辑

B.现场可编程门阵列

C.可编程逻辑阵列

D.可编程阵列逻辑


二、多选题 (共 10 道试题,共 30 分)

11.RAM的典型结构由哪几部分组成()

A.地址译码

B.存储矩阵

C.读出电路

D.读/写控制


12.输入级由组成。()

A.多发射级三极管

B.电阻

C.二极管

D.电容


13.单稳态触发器的工作过程可分下列三个阶段来分析

A.出发翻转阶段

B.暂稳维持状态

C.返回恢复阶段

D.中断维持


14.根据输出信号的特点可将时序电路分为()

A.Mealy型

B.Moore型

C.同步时序逻辑电路

D.异步时序逻辑电路


15.逻辑代数有一系列的定律和规则,用它们对逻辑表达式进行处理,可以完成对电路的()。

A.化简

B.变换

C.分析

D.设计


16.关于函数最大项描述正确的是()。

A.在输入变量任意值下必有一个,且仅有一个最大项的值等于0

B.任意两个最大项的和等于0

C.全体最大项的乘积等于1

D.全体最大项的乘积等于0


17.公式化简法的实质就是反复使用逻辑代数的基本公式和常用公式消去多余的(),以求得逻辑式的最简形式。

A.乘积项

B.每个乘积项中多余的因子

C.任何项中的多余因子


18.ADC的主要技术指标是()

A.分辨率

B.转换精度

C.偏移误差

D.量化误差

E.线性度


19.下列措施中,能减小三极管开关时间的是()。

A.增大三极管饱和程度

B.基极电阻并接加速电容

C.选用结电容小的三极管

D.采用肖特基三极管


20.555定时器电路可以应用于哪些方面()

A.自动控制

B.定时

C.仿声

D.防盗报警


三、判断题 (共 20 道试题,共 40 分)

21.施密特触发器有两个稳态


22.量化误差是由ADC的有限分辨率所引起的误差


23.半导体数码显示器的工作电流大,约10mA左右,因此,需要考虑电流驱动能力问题。


24.对边沿JK触发器,在CP为高电平期间,当J=K=1时,状态会翻转一次


25.FPGA有多种配置模式,串行模式可以采用串行PROM编程FPGA


26.当逻辑函数有n个变量时,共有2n个变量取值组合。


27.逻辑函数Y=A + B+ C+B 已是最简与或表达式。


28.液晶显示器的优点是功耗极小、工作电压低。


29.施密特触发器可将任意波形变换成矩形脉冲


30.D触发器的特征方程Qn+1=D,而与Qn无关,所以,D触发器不是时序电路。


31.DAC芯片与微处理器实现单缓冲方式的接口电路,在单缓冲方式中,转换与输出要求同步


32.用2片容量为16K×8的RAM构成容量为32K×8的RAM是位扩展


33.施密特触发器有两个稳态。


34.将十进制数25.3125转换成相应的十六进制数是19.4。


35.组合电路不含有记忆功能的器件


36.对于很高分辨率的DAC其精度一定很高


37.环形计数器如果不作自启动修改,则总有孤立状态存在


38.二进制译码器相当于是一个最小项发生器,便于实现组合逻辑电路。


39.分辨率越高,转换时对应数字输入信号最低位的模拟信号电压数值越大


40.异步时序逻辑电路其存储电路中的触发器状态的变化不是在同一时钟下进行的,动作的步调是不一致的



在线作业 离线作业 论文咨询 在线考试 旺旺客服 微信二维码